联想E420分析,纬创代工,HM65芯片组。
保护隔离导通条件。
只要BQ24745满足22脚主供电,2脚AC_IN闽值17.6V,大与内部2.4V。
13脚的ACOK内部MOS管就会为高阻态,有3脚输出的3.3V基准电压提供上拉。
产生的公共点电压为DCBATOUT。
3.3V和5V系统待机芯片为BD95280。
BD95280的30脚得到主供电后就会从28脚输出3.3V线性电压为PWR_5V3D3V_VREG2
和5V线性电压PWR_5V3D3V_VREG1,通过PG4119,G9306依次转换成3D3V_PWR_2和5V_PWR_2
此板的5V_PWR_2悬空只为芯片的3脚和22脚提供4.7V的BOOT电压。
3D3V_PWR_2在通过PR4122转换成3D3V_AUX_S5
3D3V_AUX_S5在通过Q6001转换成RTC_AUX_S5取代RTC电池。提供PCH的RTC电路提供供电和32.768KHZ时钟。
3D3V_AUX_S5另一路转换成3D3V_AUX_KBC,主要为EC提供供电和基准电压。
供电 BAT_IN
# LID_CLOSE# AC_IN_KBC EC_RST 4信号都要为高电平,此机BIOS芯片参与开机。
都满足的情况下EC发出S5_ENABLE通过电阻R3603转换成3V_5V_EN
做为BD95280的2脚和21脚做为3.3V和5V的开启信号。
至此BD95280就会产生3V_PWR和5V_PWR电压通过跳线依次转换为3D3V_S5和5V_S5
此2组供电作用与PCH的
V5REF_Sus (PCH内部南桥供电,此电压不正常,导致全板USB不能使用)
VCCSUS3_3 ( VccSus3_3 正常时PLTRST#这个信号才起作用)
当3.3V和5V正常后,BD95280发出3V_5V_POK送到pQ1901
使的pQ1901上管截止产生PM_RSMRST#发送给PCH的E22点
(此信号有EC发出,3V_5V_POK未产生前pQ1901上管导通把此信号拉低)
PCH收到PM_RSMRST#后,发出SUS_CLK(32.768kZH)到EC的77脚来开启EC的时钟
EC在时钟,供电,复位都OK的前提下发出AC_PRESENT(交流适配器插入正常)给PCH
短接EC的93脚KBC_PWRBTN_EC#和GND松开,上升沿触发,EC发出PM_PWRBTN#(上升沿有效)给PCH
PCH收到EC的PM_PWRBTN#开机信号,先发出SLP_S4#给EC的21脚
另一路SLP_S4#发送到PU4601的3脚做为内存的开启信号,产生1D5V_S3
在发出SLP_S3#,此信号把5V_S0转换成5V_S5 3D3V_S0转换3D3V_S5 1D5V_S0转换成1D5V_S3
SLP_S3#一路作用与Q3606使得截止产生PS_S3CNTRL,PS_S3CNTRL作用与Q3704
使得Q3704截止产生0D75V_EN。
0D75V_EN正常为高电平后与SLP_S4#同时发送到PU4604做为开启信号,使得产生0D75V_S0(内存终端电压)
SLP_S3#另一路作用与PU4701的1脚作为开启信号,1D5V_S3和1D8V_S0供电都正常后发出RUNPWROK。
RUNPWROK发送给PCH,告知RUN系列供电都正常。
RUNPWROK另一路与P***P_S3#相与发送到U3609做为开启信号,产生PWR_1D05V_EN
PWR_1D05V_EN又与RUNPWROK做为开启信号作用与PU4501的3脚,产生1D05V_VTT
当1D05V_VTT供电正常后发出1.05VTT_PWRGD
1.05VTT_PWRGD作用与PU4801的15脚作为开启信号,产生VCCSA_PWR(0.85v)
VCCSA_PWR正常后发出D85V_PWRGD给PCH,D85V_PWRGD另一路发送给PU4201的9脚,作为CPU开启信号。PU4201收到CPU开启信号后,输出H_CPU_SVIDDAT (数据) H_CPU_SVIDCLK (时钟)
H_CPU_SVIDDAT 和 H_CPU_SVIDCLK 主要与CPU通信类似VID识别。解码后,返会给pu4201
PU4201得到解码讯息后产生CPU供电VCC_CORE和VCC_GFXCORE(CPU内部的集显供电)
VR_SVID_ALERT#(热报警。低电平有效)(此信号直接连接CPU,有效后,PU4201会降低
CPU的主频)
CPU供电正常后PU4201的7脚发出IMVP_PWRGD,另外IMVP_PWRGD正常后PCH发出CLK_EXP_P和CLK_EXP_N CPU的主时钟,和主板所需的时钟频率(此板时钟芯片集成与PCH内部)
EC从84脚发出S0_PWR_GOOD,此信号在SLP_S3# 延迟 200 ms正常后才会发出。
S0_PWR_GOOD和D85V_PWRGD都正常后产生PWROK。
IMVP_PWRGD与S0_PWR_GOOD相与通过U3603产生SYS_PWROK给PCH
PCH收到PWROK和与PCH内部相与后发出PM_DRAM_PWRGD
PM_DRAM_PWRGD和0D75V_EN相与通过U3701产生VDDPWRGOOD给CPU
CPU收到VDDPWRGOOD后,PCH又发出H_CPUPWRGD给CPU
PCH发出PLT_RST复位CPU,EC,读卡器。PCH内部的北桥模块等。
PCH内部的北桥模块被复位后,PCH发出处于有效的DGPU_PWR_EN#
DGPU_PWR_EN#使Q9305截止,产生DGPU_PWR_EN使Q9301的左边MOS管导通Q9301的右半边管截止拉低Q9302的G极电位使得Q9302导通把3D3V_S0转换成3D3V_VGA_S0作为独显的VDDQ供电
DGPU_PWR_EN作用与D9201使得D9101处于截止状态产生8209A_EN/DEM_VGA
8209A_EN/DEM_VGA 做为PU9201的开启信号使得产生VGA_CORE_PWR(独显主供电)
VGA_CORE_PWR正常后PU9201发出PWR_VGA_CORE_PGOOD通过R9214转换成DGPU_PWROK(供电有
R9213和C9212 RC延迟提供)
DGPU_PWROK在通过R8601转换成1D5V_VGA_PWOK_R
DGPU_PWR_EN DGPU_PWROK 作为U9302的开启信号产生 1V_VGA_S0
1V_VGA_S0正常后发出9025_PGOOD_1V,
8209A_EN/DEM_VGA 9025_PGOOD_1V DGPU_PWR_EN 3组高电平信号作用与Q9304
使得Q9304处于导通状态,拉低Q9303的G极电位,使得Q9303导通把RUN_ENABLE转换成RUNON_R_1, RUNON_R_1是20V的电压,使得U9301处于导通状态把1D5V_S3转换成1D5V_VGA_S0
9025_PGOOD_1V和DGPU_PWR_EN作为U9303的开启信号产生1D8V_LDO_VGA,当1D8V_LDO_VGA正常后U9303发出1D8V_S0_VGA_PG. 至此独显和显存所需的供电已经全部产生。
1D5V_VGA_PWOK 1D8V_S0_VGA_PG PLT_RST# 3组高电平信号通过U8301相与产生VGA_RST#
最后有VGA_RST#复位独显。