来自东京都千代田区thine electronics株式会社以和东京大学工学部合作设计的将具有数字相位检测器-控制器的粗-细数字可控延迟线组合在一起来实现能根据入力信号rising edge情报的有无实施错误检测及动态调整延迟时间的分数相选择算法为基础构成的pll(phase-locked loop)启动后新规波频追踪架构,推出的在维持双方已实现的经由应用程序突发信号模式高速复原兼低待机损耗特性的同时显著提升抖动容限的具备1.2~2.3gbps宽频率范围内无预热4周期lock/待机~运行状态0~13.2~24.6mW/cid(consecutive identical digits)耐性扩大20倍的v-by-one/v-by-one hs/v-by-one us用快速锁定全数字式cdr(clock data recovery/时钟数据恢复)电路
v-by-one series是由thine electronics研制的一个已被ieee定为业界标准并广泛运用于办公设备/机器人/车载系统/安防系统等工业电子显示领域的无需石英振荡元件/拓扑逻辑层/时钟信号固定配线/寄存控制,仅需1对差分线即能以最大4gbps速度兼50:1直列转换率把车载摄像头-驾驶席仪表板之间/车载娱乐设备-光盘驱动器之间/监控摄像头模组-监控室显示器之间/打印机底板间full hd/ultra hd/8k4k级分辨率的视频信号高速无损发送的图像信号传输用串行化接口
v-by-one series是由thine electronics研制的一个已被ieee定为业界标准并广泛运用于办公设备/机器人/车载系统/安防系统等工业电子显示领域的无需石英振荡元件/拓扑逻辑层/时钟信号固定配线/寄存控制,仅需1对差分线即能以最大4gbps速度兼50:1直列转换率把车载摄像头-驾驶席仪表板之间/车载娱乐设备-光盘驱动器之间/监控摄像头模组-监控室显示器之间/打印机底板间full hd/ultra hd/8k4k级分辨率的视频信号高速无损发送的图像信号传输用串行化接口