对于全新的自研 RISC-V 核心,瑞萨并没有透露太多信息,仅提到了该 CPU 核心可以实现 3.27 CoreMark/MHz 的性能,单从这个性能指标来看,对标的应该是 Arm 的 Cortex-M4/M3。瑞萨表示该核心可以用作主 CPU,或用于管理片上子系统,甚至是集成到 ASSP 产品中去。瑞萨自研 RISC-V CPU 原理图 / 瑞萨电子对于基于全新 RISC-V 内核打造的设备,瑞萨表示他们已经开始给选定的客户送样,计划是在明年第一季度正式发布其首个自研 RISC-V MCU 以及相关开发工具。在 RZ/Five MPU 上,瑞萨不仅采用了与 Arm MPU RZ/G2UL 引脚兼容的设计,也提供了同样符合 SMARC 标准的评估套件以及板级支持包。这样一来,无论是在哪一平台上开发的应用程序,都可以跨 CPU 架构完成应用移植。
原文,网页链接

原文,网页链接
