-
-
0
-
0
-
0
-
0部分机器翻译。转载自:网页链接 WPS Office Spreadsheets (x86_64) running on RISC-V with Box64, showing the benchmark result of new RVV support 大家好!一个半月前,我们撰写了关于 RISC-V DynaRec(动态重编译器,即 Box64 的 JIT 后端)的最新状态的文章,并分享了在 RISC-V 上运行《巫师 3》的令人欣慰的进展。如果您还没有看过那篇文章,千万不要错过!无论如何,上个月,我们并没有只是坐在那里无所事事,而是专注于性能改进,现在我们有一些东西可以分享了。 Are We SIMD Yet?
-
0【RISC-V Android 的产品化探索 - 毛晗 (阿里巴巴达摩院,技术专家) 】 网页链接 【RT-Thread 助力全球开发者共建 RISC-V 嵌入式操作系统生态 - 王顺 (上海睿赛德电子科技有限公司,RT-Thread 嵌入式软件工程师)】 网页链接 【openEuler RISC-V 2024: 我们如何驯服碎片化 - 王经纬 (中国科学院软件研究所,工程师) 】 网页链接 【openKylin 在 RISC-V 上的最新进展和创新技术 - 王文竹 (openKylin 社区技术委员会 委员) 】 网页链接 【由 deepin 视角,看 RISC-V 桌面生态的未来 - 杨
-
7我猜要等个六七年吧,这里就立标记,等几年后,回来看帖。
-
0赛昉科技 visionfive2 4g 双网卡 带亚克力外壳 带风扇 使用一切正常注意:售卖商品不包括 nvme 硬盘 [img]http://img.alicdn.com/bao/uploaded/i4/O1CN01STlc2E1oZ3aHLmVpo_!![/img] 小黄鱼连接: https://www.goofish.com/item?spm=a21ybx.search.searchFeedList.3.
-
1
-
0
-
0新款 DC-ROMA RISC-V Laptop II 首次搭载了进迭时空的“SpacemiT Key Stone K1”8 核 RISC-V CPU,运行速度最高 2.0GHz,内存可选 8GB / 16GB LPDDR4X,存储最高 1TB SSD。此外,进迭时空的 SpacemiT Key Stone K1 还是全球首款支持 RISC-V 高性能计算 RVA 22 Profile RVV 1.0 的 SoC,具有 256 位宽度,并凭借基于 IME Group 设计原理的定制矩阵,使得操作指令拥有 AI 功能。 【2024.08.11“ExplainingComputers”DC-ROMA RISC-V 笔记本电脑 II】 网页链接
-
3微核芯推出的首款开发板——天目山也将首次亮相 2024年 RISC-V 中国峰会。该开发板搭载了微核芯 GKG01 芯片,内置四个 64 位 RV64GCBKH 处理器核,主频高达 1200MHz。天目山开发板配备了丰富的扩展资源,具体包括 4个 x4 的 PCIE:一路 PCIE 接转接芯片(引出 SATA*4、NVME、GMAC、USB*4、wLAN),一路PCIE接NVME,其他两路PCIE是插槽;2个 10M / 100M / 1000M 自适应的以太网口;以及 UART*4,RTC(I2C),SPI*2,SDCard,eMMC,GPIO*8,I2S,QSPI等接口。同时,天目山还支持 JTAG 接口,
-
2
-
0
-
0大佬救我,不会是真的不会啊 孩子就想找个实习结果被狠狠制裁了 1. 在本地环境使用 QEMU 搭建 deepin RISC-V 架构的 Linux 环境 2. 编译一个 RISC-V 架构的 sl deb 包并运行测试。 需要通过 file 能看到该二进制确实为 RISC-V。
-
0
-
1经过2023年持续的功能开发与性能/频率/功耗优化,进迭时空的第二代 RISC-V 高性能核X100 的研发工作全部结束,可交付量产。X100 是一款面向服务器CPU芯片研发的RISC-V高性能核,采用4发射乱序架构,通用计算性能 Coremark 达到 7.7/MHz,Spec2k6超过8.2/GHz,在12nm 工艺下频率可达到 2.5GHz ,各项指标均超过设计预期。 面向RISC-V服务器CPU场景,X100 支持特性如下: RV64指令集,符合目前制定中的 Profile RVA23 标准; 支持 RVV 1.0 向量标准,VLEN=256,支持 RV vector crypto 扩
-
11
-
0
-
0
-
1
-
0
-
15
-
1
-
3
-
3
-
1近期,openEuler 以 Community Organization Member 的身份加入了 RISC-V International,同时 RISC-V 正式成为 openEuler 的官方支持架构。RISC-V SIG 领头完成了 openEuler RISC-V 23.09 的主线集成工作,该项目涵盖了主线代码回合、官方工程整合及正式的镜像的发布。自 23.09 版本起,RISC-V 进入 openEuler T1 架构级别,这一进展标志着 openEuler RISC-V 发展的一个重要里程碑。openEuler RISC-V 23.09 主线版本基于 BaseOS 列表,依托 openEuler OBS 构建系统,完成了代码主线化,生成流程正规化等
-
0
-
0
-
4
-
3
-
4
-
0
-
3
-
1
-
1原版的 x86Emulator 仅支持在 ARM 的 AARCH64(64位 ARM ISA)上模拟 x64 的内容,不支持 RISC-V。Intel 的工程师将它移植到 RISC-V 上,支持仿真 x86,甚至是 AARCH64 的环境来驱动 x86 或者是 ARM 的 UEFI 驱动。它的技术细节不变和 x86Emulator 一样,这里不再赘述。我们需要将 MultiArchUefiPkg 移植到 VisionFive2 上即可。VisionFive2 要用市面上已有的显卡,需要 PCIe x16 的插槽,这在小小的单板上当然是不可能提供的。所幸 VisionFive2 为了支持 M.2 NvME,提供 M.2 接口的 PCIe 插座,我
-
0
-
62023年8月17日,中国 RISC-V 软硬件生态领导者赛昉科技正式发布两款自主研发的高性能 RISC-V 处理器内核新产品:昉·天枢-90(Dubhe-90)与昉·天枢-80(Dubhe-80)。Dubhe-90 主打极致性能,是 Dubhe Max Performance 系列旗舰产品;Dubhe-80 主打高能效比,是 Dubhe Efficiency Performance 系列首款产品。 与此同时,基于 Dubhe-90、Dubhe-80 以及赛昉科技自主研发的片上一致性互联IP——昉·星链-500(StarLink-500),赛昉科技重磅发布首个国产高性能 RISC-V 多核子系统 IP 平台,这也是
-
1注意我不是设计cpu,是用别人做的cpu做板子应用,或者说可以助力生态建设
-
0
-
0
-
0
-
0
-
0
-
2
-
0
-
1233